1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
|
/*
* (C) Gražvydas "notaz" Ignotas, 2010
*
* This work is licensed under the terms of any of these licenses
* (at your option):
* - GNU GPL, version 2 or later.
* - GNU LGPL, version 2.1 or later.
* See the COPYING file in the top-level directory.
*/
#include "arm_features.h"
/* sanity check */
#ifndef __ARM_NEON__
#error Compiling NEON code, but appropriate preprocessor flag is missing
#error This usually means -mfpu=neon or -mfloat-abi= is not correctly specified
#endif
.text
.align 2
FUNCTION(bgr555_to_rgb565): @ dst, src, bytes
pld [r1]
mov r3, #0x07c0
vdup.16 q15, r3
subs r2, r2, #64
blt btr16_end64
0:
pld [r1, #64*2]
vldmia r1!, {q0-q3}
vshl.u16 q8, q0, #11
vshl.u16 q9, q1, #11
vshl.u16 q10, q2, #11
vshl.u16 q11, q3, #11
vsri.u16 q8, q0, #10
vsri.u16 q9, q1, #10
vsri.u16 q10, q2, #10
vsri.u16 q11, q3, #10
vshl.u16 q0, q0, #1
vshl.u16 q1, q1, #1
vshl.u16 q2, q2, #1
vshl.u16 q3, q3, #1
vbit q8, q0, q15
vbit q9, q1, q15
vbit q10, q2, q15
vbit q11, q3, q15
vstmia r0!, {q8-q11}
subs r2, r2, #64
bge 0b
btr16_end64:
adds r2, r2, #64
bxeq lr
subs r2, r2, #16
blt btr16_end16
@ handle the remainder (reasonably rare)
0:
vld1.16 {q0}, [r1]!
vshl.u16 q1, q0, #11
vshl.u16 q2, q0, #1
vsri.u16 q1, q0, #10
vbit q1, q2, q15
subs r2, r2, #16
vst1.16 {q1}, [r0]!
bge 0b
btr16_end16:
adds r2, r2, #16
bxeq lr
subs r2, r2, #8
bxlt lr
@ very rare
vld1.16 {d0}, [r1]!
vshl.u16 d1, d0, #11
vshl.u16 d2, d0, #1
vsri.u16 d1, d0, #10
vbit d1, d2, d30
vst1.16 {d1}, [r0]!
bx lr
@ note: may overflow source
FUNCTION(bgr555_to_rgb565_b): @ dst, src, bytes, int brightness2k // 0-0x0800
pld [r1]
vdup.16 q15, r3
vpush {q4-q7}
mov r3, #0x1f
vdup.16 q14, r3
0:
pld [r1, #64*2]
vldmia r1!, {q0-q3}
vand.u16 q8, q0, q14
vand.u16 q9, q1, q14
vand.u16 q10, q2, q14
vand.u16 q11, q3, q14
vmul.u16 q4, q8, q15
vmul.u16 q5, q9, q15
vmul.u16 q6, q10, q15
vmul.u16 q7, q11, q15
vshr.u16 q8, q0, #5
vshr.u16 q9, q1, #5
vshr.u16 q10, q2, #5
vshr.u16 q11, q3, #5
vand.u16 q8, q14
vand.u16 q9, q14
vand.u16 q10, q14
vand.u16 q11, q14
vmul.u16 q8, q15
vmul.u16 q9, q15
vmul.u16 q10, q15
vmul.u16 q11, q15
vsri.u16 q4, q8, #5
vsri.u16 q5, q9, #5
vsri.u16 q6, q10, #5
vsri.u16 q7, q11, #5
vshr.u16 q8, q0, #10
vshr.u16 q9, q1, #10
vshr.u16 q10, q2, #10
vshr.u16 q11, q3, #10
vand.u16 q8, q14
vand.u16 q9, q14
vand.u16 q10, q14
vand.u16 q11, q14
vmul.u16 q8, q15
vmul.u16 q9, q15
vmul.u16 q10, q15
vmul.u16 q11, q15
vsri.u16 q4, q8, #11
vsri.u16 q5, q9, #11
vsri.u16 q6, q10, #11
vsri.u16 q7, q11, #11
subs r2, r2, #64
ble 1f
vstmia r0!, {q4-q7}
b 0b
1:
blt 0f
vstmia r0!, {q4-q7}
b btr16b_end
0:
subs r2, r2, #8
blt btr16b_end
vst1.16 {q4}, [r0]!
subs r2, r2, #8
blt btr16b_end
vst1.16 {q5}, [r0]!
subs r2, r2, #8
blt btr16b_end
vst1.16 {q6}, [r0]!
subs r2, r2, #8
blt btr16b_end
vst1.16 {q7}, [r0]!
btr16b_end:
vpop {q4-q7}
bx lr
FUNCTION(bgr888_to_rgb888): @ dst, src, bytes
pld [r1]
@ r2 /= 48
mov r2, r2, lsr #4
movw r3, #0x5556
movt r3, #0x5555
umull r12,r2, r3, r2
0:
pld [r1, #48*3]
vld3.8 {d0-d2}, [r1, :64]!
vld3.8 {d3-d5}, [r1, :64]!
vswp d0, d2
vswp d3, d5
vst3.8 {d0-d2}, [r0, :64]!
vst3.8 {d3-d5}, [r0, :64]!
subs r2, r2, #1
bne 0b
bx lr
FUNCTION(bgr888_to_rgb565): @ dst, src, bytes
pld [r1]
@ r2 /= 48
mov r2, r2, lsr #4
movw r3, #0x5556
movt r3, #0x5555
umull r12,r2, r3, r2
mov r3, #0x07e0
vdup.16 q15, r3
0:
pld [r1, #48*3]
vld3.8 {d1-d3}, [r1, :64]!
vld3.8 {d5-d7}, [r1, :64]!
vshll.u8 q8, d2, #3 @ g
vshll.u8 q9, d6, #3
vshr.u8 d0, d3, #3 @ b
vshr.u8 d4, d7, #3
vzip.8 d0, d1 @ rb
vzip.8 d4, d5
vbit q0, q8, q15
vbit q2, q9, q15
vstmia r0!, {d0,d1}
vstmia r0!, {d4,d5}
subs r2, r2, #1
bne 0b
bx lr
FUNCTION(rgb888_to_rgb565): @ dst, src, bytes
pld [r1]
@ r2 /= 48
mov r2, r2, lsr #4
movw r3, #0x5556
movt r3, #0x5555
umull r12,r2, r3, r2
mov r3, #0x07e0
vdup.16 q15, r3
0:
pld [r1, #48*3]
vld3.8 {d1-d3}, [r1, :64]!
vld3.8 {d5-d7}, [r1, :64]!
vshll.u8 q8, d2, #3 @ g
vshll.u8 q9, d6, #3
vshr.u8 d2, d1, #3 @ b
vshr.u8 d6, d5, #3
vzip.8 d2, d3 @ rb
vzip.8 d6, d7
vbit q1, q8, q15
vbit q3, q9, q15
vstmia r0!, {d2,d3}
vstmia r0!, {d6,d7}
subs r2, r2, #1
bne 0b
bx lr
@ vim:filetype=armasm
|